●Aukštos kokybės statinė CMOS technologija
○25 ns instrukcijų ciklo laikas (40 MHz)
○40-MIPS našumas
○Mažos galios 3,3 V dizainas
●Pagrįsta TMS320C2xx DSP CPU Core
○Kodas suderinamas su F243/F241/C242
○Instrukcijų rinkinys ir modulis suderinamas su F240
●„Flash“ (LF) ir ROM (LC) įrenginio parinktys
LF240xA: LF2407A, LF2406A, LF2403A, LF2402A
LC240xA: LC2406A, LC2404A, LC2403A, LC2402A
●Mikroschemos atmintis
○Iki 32 000 žodžių x 16 bitų „Flash EEPROM“ (4 sektoriai) arba ROM
○Programuojama „kodo saugos“ funkcija, skirta „Flash“ / ROM lustui
○Iki 2,5 000 žodžių x 16 bitų duomenų / programos RAM
◇544 žodžiai dvigubos prieigos RAM
◇Iki 2K žodžių vienos prieigos RAM
●Įkrovos ROM (LF240xA įrenginiai)
○SCI/SPI įkrovos įkroviklis
●Iki dviejų įvykių tvarkyklės (EV) modulių (EVA ir EVB), kiekvienas apima:
○Du 16 bitų bendrosios paskirties laikmačiai
○Aštuoni 16 bitų impulsų pločio moduliavimo (PWM) kanalai, kurie įgalina:
◇Trifazis keitiklio valdymas
◇PWM kanalų išlygiavimas centre arba kraštuose
◇Avarinis PWM kanalo išjungimas naudojant išorinį PDPINTx kaištį
○Programuojama neveikianti juosta (deadtime) apsaugo nuo fotografavimo gedimų
○Trys fiksavimo vienetai, skirti išorinių įvykių laiko žymėjimui
○Atrinktų kaiščių įvesties kvalifikatorius
○Lusto padėties kodavimo sąsajos grandinė
○Sinchronizuotas konvertavimas iš A į D
○Sukurta kintamosios srovės indukcijai, BLDC, perjungtam pasipriešinimui ir žingsninio variklio valdymui
○Taikoma kelių variklių ir (arba) keitiklių valdymui
●Išorinės atminties sąsaja (LF2407A)
○192 000 žodžių x 16 bitų visos atminties: 64 000 programa, 64 000 duomenų, 64 000 įvesties / išvesties
●Watchdog (WD) laikmačio modulis
●10 bitų analoginio į skaitmeninį keitiklis (ADC)
○8 arba 16 sutankintų įvesties kanalų
○500 ns MIN. konvertavimo laikas
○Pasirenkamos dvi 8 būsenų sekos, kurias suaktyvina du įvykių vadovai
●Valdiklio srities tinklo (CAN) 2.0B modulis (LF2407A, 2406A, 2403A)
●Serijinio ryšio sąsaja (SCI)
●16 bitų nuoseklioji periferinė sąsaja (SPI) (LF2407A, 2406A, LC2404A, 2403A)
●Faziniu užrakinimo ciklu (PLL) pagrįsta laikrodžių generavimas
●Iki 40 individualiai programuojamų, daugiasluoksnių bendrosios paskirties įvesties / išvesties (GPIO) kaiščių
●Iki penkių išorinių pertraukimų (maitinimo disko apsauga, atstatymas, du maskuojami pertraukimai)
●Galios valdymas:
○Trys maitinimo išjungimo režimai
○Galimybė išjungti kiekvieną išorinį įrenginį atskirai
●Realaus laiko JTAG suderinama nuskaitymu pagrįsta emuliacija, IEEE standartas 1149.1 (JTAG)
●Kūrimo įrankiai apima:
○„Texas Instruments“ (TI) ANSI C kompiliatorius, surinkėjas / linkeris ir kodų kompozitoriaus studija™;Derintuvas
○Vertinimo moduliai
○Nuskaitymu pagrįsta saviemuliacija (XDS510™;)
○Platus trečiųjų šalių skaitmeninio variklio valdymo palaikymas
●Paketo parinktys
○144 kontaktų LQFP PGE (LF2407A)
○100 kontaktų LQFP PZ (2406A, LC2404A)
○64 kontaktų TQFP PAG (LF2403A, LC2403A, LC2402A)
○64 kontaktų QFP PG (2402A)
●Išplėstinės temperatūros parinktys (A ir S)
○A: –40°C iki 85°C
○S: –40°C iki 125°C
Code Composer Studio ir XDS510 yra Texas Instruments prekių ženklai.
Kiti prekių ženklai yra atitinkamų savininkų nuosavybė.
IEEE standartas 1149.1-1990, IEEE standartinis bandymo prieigos prievadas
TMS320C24x, TMS320C2000, TMS320 ir C24x yra Texas Instruments prekių ženklai.
TMS320LF240xA ir TMS320LC240xA įrenginiai, nauji TMS320C24x™ nariai;kartos skaitmeninių signalų procesorių (DSP) valdikliai, yra TMS320C2000™ dalis;fiksuoto taško DSP platforma.240xA įrenginiai siūlo patobulintą TMS320™;DSP architektūrinis C2xx branduolio procesoriaus dizainas, užtikrinantis nebrangų, mažos galios ir didelio našumo apdorojimo galimybes.Keletas pažangių periferinių įrenginių, optimizuotų skaitmeniniams varikliams ir judesio valdymo programoms, buvo integruoti, kad būtų sukurtas tikras vieno lusto DSP valdiklis.Nors kodas suderinamas su esamu C24x™;DSP valdikliai, 240xA siūlo didesnį apdorojimo našumą (40 MIPS) ir aukštesnį periferinės integracijos lygį.Norėdami sužinoti konkrečias įrenginio funkcijas, žr. TMS320x240xA įrenginio suvestinės skyrių.
240xA karta siūlo daugybę atminties dydžių ir skirtingų periferinių įrenginių, pritaikytų tam, kad atitiktų konkrečius kainos ir našumo taškus, kurių reikalauja įvairios programos.„Flash“ įrenginiai, kuriuose yra iki 32 000 žodžių, yra ekonomiškas perprogramuojamas sprendimas dideliam kiekiui gaminti.240xA įrenginiai siūlo slaptažodžiu pagrįstą „kodo apsaugos“ funkciją, kuri yra naudinga siekiant užkirsti kelią neteisėtam patentuoto kodo, saugomo lusto „Flash“ / ROM, dubliavimui.Atminkite, kad „Flash“ įrenginiuose yra 256 žodžių įkrovos ROM, kad būtų lengviau programuoti grandinėje.240xA šeima taip pat apima ROM įrenginius, kurie yra visiškai suderinami su „Flash“ kolegomis.
Visuose 240xA įrenginiuose yra bent vienas įvykių tvarkyklės modulis, optimizuotas skaitmeniniam variklio valdymui ir galios konvertavimo programoms.Šio modulio galimybės apima centre ir (arba) briaunoje išlygiuotą PWM generavimą, programuojamą aklavietę, kad būtų išvengta gedimų, ir sinchronizuotas konvertavimas iš analoginio į skaitmeninį.Įrenginiai su dviem įvykių tvarkytuvais leidžia valdyti kelis variklius ir (arba) keitiklius su vienu 240xA DSP valdikliu.Tam tikri EV kaiščiai buvo aprūpinti „įvesties kvalifikatoriaus“ grandine, kuri sumažina netyčinį kaiščio suveikimą dėl trikdžių.
Didelio našumo, 10 bitų analoginio-skaitmeninio keitiklio (ADC) minimali konversijos trukmė yra 375 ns ir jis siūlo iki 16 analoginės įvesties kanalų.ADC automatinio sekos nustatymo galimybė leidžia įvykti daugiausia 16 konversijų per vieną konversijos seansą be papildomų procesoriaus išlaidų.
Nuosekliojo ryšio sąsaja (SCI) yra integruota visuose įrenginiuose, kad būtų užtikrintas asinchroninis ryšys su kitais sistemos įrenginiais.Sistemoms, kurioms reikia papildomų ryšio sąsajų, 2407A, 2406A, 2404A ir 2403A siūlo 16 bitų sinchroninę nuosekliąją periferinę sąsają (SPI).2407A, 2406A ir 2403A siūlo valdiklio zonos (CAN) ryšio modulį, atitinkantį 2.0B specifikacijas.Siekiant maksimaliai padidinti įrenginio lankstumą, funkcinius kaiščius taip pat galima konfigūruoti kaip bendrosios paskirties įvestis / išvestis (GPIO).
Siekiant supaprastinti kūrimo laiką, su JTAG suderinama nuskaitymu pagrįsta emuliacija buvo integruota į visus įrenginius.Tai suteikia neįkyrias realiojo laiko galimybes, reikalingas skaitmeninių valdymo sistemų derinimui.Visas kodo generavimo įrankių rinkinys nuo C kompiliatorių iki pramonės standarto Code Composer Studio™;Debugger palaiko šią šeimą.Daugybė trečiųjų šalių kūrėjų siūlo ne tik įrenginio lygio kūrimo įrankius, bet ir sistemos lygio projektavimo bei kūrimo palaikymą.
1. Kas yra jūsų MTEP skyriaus darbuotojai?Kokia tavo kvalifikacija?
-R & D direktorius: suformuluokite įmonės ilgalaikį MTEP planą ir suvokite mokslinių tyrimų ir plėtros kryptį;Vadovauti ir prižiūrėti MTEP skyrių, kad būtų įgyvendinta įmonės MTEP strategija ir metinis MTEP planas;Kontroliuoti produkto kūrimo eigą ir koreguoti planą;Sukurkite puikią produktų tyrimų ir plėtros komandą, su auditu ir mokymu susijusius techninius darbuotojus.
MTEP vadovas: sudaryti naujo produkto MTEP planą ir parodyti plano įgyvendinamumą;Prižiūrėti ir valdyti MTEP darbo pažangą ir kokybę;Tyrinėkite naujų produktų kūrimą ir siūlykite efektyvius sprendimus pagal klientų poreikius įvairiose srityse
MTEP darbuotojai: rinkti ir rūšiuoti pagrindinius duomenis;Kompiuterinis programavimas;Eksperimentų, bandymų ir analizių vykdymas;Parengti medžiagas ir įrangą eksperimentams, bandymams ir analizėms;Registruoti matavimų duomenis, atlikti skaičiavimus ir ruošti diagramas;Atlikti statistinius tyrimus
2. Kokia yra jūsų produkto tyrimų ir plėtros idėja?
- Produkto koncepcijos ir atrankos produkto koncepcija ir įvertinimas produkto apibrėžimas ir projekto plano kūrimas ir kūrimas produkto testavimas ir patvirtinimas paleidimas į rinką